Page 227 고등학교 디지털 논리 회로 교과서
P. 227









그림 Ⅵ-43과 같이 처음에 있는 플립플롭의 반전 출력(Q)이 다음 플립플롭의 클

록 펄스 입력으로 연결되는 구조를 가진다. 이때 마지막 플립플롭 ‘F C’가 레지스터의
최상위 비트이며, 처음의 플립플롭 ‘F A’가 최하위 비트가 된다.


1 2 3 4 5 6 7 8
CP 1
0
1
Q A
0
1
Q A
0
1
Q B
0
1
Q B
0
1
Q C
0
그림 Ⅵ-44 비동기식 3비트 2진 하향 카운터의 동작 상태(하강 에지)
그림 Ⅵ-44 는 비동기식 3비트 2진 하향 카운터의 동작 상태를 나타낸 것이며, 앞선
플립플롭의 반전 출력이 다음 플립플롭의 클록 펄스로서 동작함을 확인할 수 있다.






더 알아보기 하향 카운터의 활용 사례



하향 카운터는 감소되는 숫자를 세는 데 필요한 장치에 활용된다. 예를 들면, 전자레인지, 전기밥솥의 남은 조
리 시간 카운트 회로, 카메라의 타이머 기능 등에 사용된다.



















중단원 학습 정리


8
5
1 비동기식 카운터 3 플립플롭을 이용하여 클록 펄스 입력 수를 카운트(count)하여 2진 데이터로 출력하는 회로
7
4
6
2
CP 1 상향 카운터 낮은 값에서 높은 값으로 카운트하는 회로
0
하향 카운터 높은 값에서 낮은 값으로 카운트하는 회로
Q A 1
0
4. 비동기식 카운터 225
Q B 1
0


Q C 1
0
   222   223   224   225   226   227   228   229   230   231   232