Page 229 고등학교 디지털 논리 회로 교과서
P. 229
2 동기식 3비트 2진 상향 · 하향 카운터의 구조
동기식 3비트 2진 상향・하향 카운터는 그림 Ⅵ-46 과 같이 카운터를 구성하는 각 74LS160
동기식 10진 카운터 TTL IC
각의 JK 플립플롭에 클록 펄스가 동시에 입력되어 모든 플립플롭이 동시에 동작되도
록 되어 있다. 또한, 상향 카운터와 하향 카운터를 선택할 수 있도록 입력 X가 추가
된 구조를 지니고 있다.
QA (LSB) QB (MSB) QC
X
J A QA J B QB J C QC
FA FB FC
KA QA KB QB KC QC
CP
X = 0 이면 상향 카운터, X = 1 이면 하향 카운터
X = 0이면 상향 카운터, X = 1이면 하향 카운터
그림 Ⅵ-46 동기식 3비트 2진 상향 · 하향 카운터의 논리 회로(하강 에지)
3 동기식 3비트 2진 상향 · 하향 카운터의 동작 원리
입력 X에 ‘0’이 입력되면 동기식 3비트 2진 상향 카운터로서 동작을 하며, 입력 X
에 ‘1’이 입력되면 동기식 3비트 2진 하향 카운터로서 동작을 한다. 동작 상태는 그림
Ⅵ-47과 같이 비동기식 3비트 2진 카운터와 동일하다.
1 2 3 4 5 6 7 8
CP 1 1 2 3 4 5 6 7 8
0
CP 1 1 0
Q A
0
Q A 1
1 0
Q B
0
Q B 1
1 0
Q C
0
Q C 1
0
X = 0 일 때 상향 카운터로 동작
(a) X = 0일 때 상향 카운터로 동작
X = 0 일 때 상향 카운터로 동작
1 2 3 4 5 6 7 8
CP 1 0 1 2 3 4 5 6 7 8
CP 1 1 0
Q A
0
1
Q A 1 0
Q B
0
1
Q B 1 0
Q C
0
1
Q C
0 X = 1 일 때 하향 카운터로 동작
X = 1 일 때 하향 카운터로 동작
(b) X = 1일 때 하향 카운터로 동작
그림 Ⅵ-47 동기식 3비트 2진 상향 카운터의 동작 상태(하강 에지)
5. 동기식 카운터 227