Page 206 고등학교 디지털 논리 회로 교과서
P. 206
2 플립플롭의 이해
사람이 어떠한 일을 처리한 후 그 일을 기억하는 것처럼 플립플롭은 디지털로 처
리된 값을 기억하는 기능을 한다.
1 플립플롭의 특성
플립플롭(flip-flop)은 순서 논리 회로의 대표적인 기억 소자로서 논리 게이트의 조 플립플롭(flip-flip)
합으로 구성되어 있다. 플립플롭을 이용하여 한 번 입력된 값이 전력이 공급되는 한 2개의 안정도 상태를 가진 기억 소
자로 1비트의 정보를 기억할 수 있
지속적인 출력으로 유지가 되는 기억의 기능을 구현할 수 있다. 플립플롭의 특성을 다. 이를 쌍안정 멀티바이브레이터
(bistable-vibrator)라고도 부른다.
정리하면 다음과 같다.
•1비트의 정보를 저장할 수 있는 기억 회로이다.
•입력 신호가 상태 변환을 일으키기 전까지는 원래의 상태를 그대로 유지한다.
•클록 펄스(CP)라는 제어 입력을 가진다.
•플립플롭은 기억 장치인 램의 구성 요소로 사용된다.
•디지털 시스템에서 계수기(카운터), 레지스터, 제어 논리 등에 주로 이용된다.
•정상 출력(Q)과 보수화된 출력(Q)을 가진다. (Q=1: set, Q=0: reset)
2 플립플롭의 종류
플립플롭의 종류에는 RS 플립플롭, JK 플립플롭, D 플립플롭, T 플립플롭 등이 있
다. 그림 Ⅵ-4는 대표적인 플립플롭의 종류별 논리 기호 및 논리 회로이다.
SR 플립플롭에서
S = 1, R = 1일 때는 S = R = 1인 경우에 발생하는
출력값은 미정임. 문제점을 보완함.
클록형 RS JK 플립플롭
플립플롭 저장 + 반전
D T 플립플롭(반전)
D 플립플롭(저장) 플립플롭(저장)
레지스터에 사용스터에 사용
레지 레지스터에 사용
입력 신호를 JK 플립플롭의 JK 입력
지연시켜 출력함. 단자를 하나로 묶어서
T로 나타냄.
204 Ⅵ. 순서 논리 회로