Page 220 고등학교 디지털 논리 회로 교과서
P. 220
2 시프트 레지스터의 구조
오른쪽 방향 시프트 레지스터(right shift register)는 그림 Ⅵ-31과 같이 앞에 있는
플립플롭의 출력이 오른쪽에 있는 플립플롭의 입력으로 연결되어 있어 클록 펄스가
발생할 때마다 오른쪽으로 데이터가 이동하도록 구성되어 있다.
데이터 입력
J A QA J B QB J C QC J D QD
FA FB FC FD
KA QA KB QB KC QC KD QD
CP
그림 Ⅵ-31 오른쪽 방향 시프트 레지스터의 논리 기호
왼쪽 방향 시프트 레지스터(left shift register)는 그림 Ⅵ-32와 같이 뒤에 있는 플 시프트 레지스터 구성
시프트 레지스터에 사용되는 플립
립플롭의 출력이 왼쪽에 있는 플립플롭의 입력으로 연결되어 있어 클록 펄스가 발생
플롭은 JK 플립플롭을 사용하지만,
할 때마다 왼쪽으로 데이터가 이동되도록 구성되어 있다. J 입력과 K 입력이 서로 반전되어
입력되기 때문에 D 플립플롭을 사
용하여 구성할 수도 있다.
데이터 입력
QA J A QB J B QC J C QD J D
FA FB FC FD
QA KA QB KB QC KC QD KD
CP
그림 Ⅵ-32 왼쪽 방향 시프트 레지스터의 논리 기호
탐구 장식등 점멸기를 만들어 보자.
활동
VCC SN7476 SN7476
장식등 점멸기 회로를 만 VCC: 5
GND: 13
33K
능 기판 또는 브레드보드에 7 8 4 G4 J CK Q J CK Q J CK Q A J CK Q B
VR
조립 제작하고, TP점의 전압 50K NE555 3 a 1 2 3 4
6 A B
또는 파형을 측정하여 기록 2 5 1 K CLR Q K CLR Q K CLR Q K CLR Q
하고 LED 논리(점등 시 ‘1’ 10μF 0.1μF 3.3K
Vcc PB SW 330Ω x 8
소등 시 ‘0’)를 확인하여 우
LED x 8
방향 시프트가 되는지를 확 VCC L1 L2 L3 L4 L5 L6 L7 L8
IN4001 B
인하여 보자. (reset PB 스위 6V C G1 A
F
치는 off-‘1’, on-‘0’) G3 B
D G2 A
218 Ⅵ. 순서 논리 회로