Page 217 고등학교 디지털 논리 회로 교과서
P. 217










6 비동기 입력



클록 펄스의 변화와 관계없이 플립플롭의 상태를 변하게 할 수 있는 입력을 비동
기 입력이라고 한다.



1 비동기 입력의 개념
PR
J Q
비동기 입력은 클록 펄스의 입력과는 별도로 플립플롭의 동작을 결정하
CP
는 입력으로 그림 Ⅵ-26과 같이 프리셋(PR)과 클리어(CLR) 두 개의 입력
K Q
으로 구성되어 있으며 반전 입력으로 동작한다. CLR


그림 Ⅵ-26 비동기 입력 논리 기호
2 비동기 입력의 동작 원리

비동기 입력은 반전 입력으로서 프리셋(PR) 입력이 ‘0’일 때 출력 Q는 다른 입력들
과 관계없이 무조건 ‘1’이 출력되고, 클리어(CLR) 입력이 ‘0’일 때 출력 Q는 무조건
‘0’이 출력되도록 설계되어 있다. 프리셋과 클리어 입력이 모두 ‘0’인 상태는 사용이

금지되며, 프리셋과 클리어 입력이 모두 ‘1’인 상태에서는 비동기 입력이 동작하지 않
고 일반적인 플립플롭과 동일하게 클록의 변화에 따라 상태가 변화한다.


t1 t2 t3 t4 t5 t6 t7 t8 t9 t10
프리셋 클리어 동작 상태 CP
0 0 사용 금지 PR
0 1 무조건 Q=1, Q=0
CLR
1 0 무조건 Q=0, Q=1
Q
1 1 동기 입력으로 동작
preset 반전 clear 반전
그림 Ⅵ-27 비동기 입력 동작 상태


중단원 학습 정리



RS 래치 기억 소자를 구성하는 기본 회로

클록형 RS 래치 RS 래치에 클록 펄스를 추가한 것

JK 플립플롭 RS 플립플롭의 사용 금지 조건을 보완한 플립플롭

D 플립플롭 JK 플립플롭을 이용하여 시간 지연 기능을 구현한 플립플롭

T 플립플롭 JK 플립플롭을 이용하여 반전 출력 기능을 구현한 플립플롭

비동기 입력 플립플롭의 상태를 클록 펄스의 변화와 관계없이 변하게 할 수 있는 입력


2. 플립플롭 215
   212   213   214   215   216   217   218   219   220   221   222