Page 53 고등학교 디지털 논리 회로 교과서
P. 53
2 응용 논리 게이트
응용 논리 게이트 NAND 트랜지스터 회로
응용 논리 게이트에는 NAND, NOR, XOR, XNOR, 버퍼 게이트가 있다.
+VCC
입력 A 0 0 1 1 0 RD RC
1 NAND 게이트 Y
A A A Ra
입력 B 0 1 0 1 0 Y Y
B B B
NAND 게이트는 AND 게이트에 NOT 게이트를 직렬로 연결한 것으로, AND 연산
출력 Y 1 1 1 0 1 A, B 모두 입력에 1이 들어오면 트
의 출력을 보수화한 것이다. NAND 게이트의 논리 기호, 논리식 및 진리표, 동작 파형
랜지스터에 전기가 통해 전원에서
NAND 게이트 (트랜지스터 회로)
을 표시하면 표 Ⅱ-4 와 같다. 접지로 풀업 연결이 되어 출력 Y는
표 Ⅲ-00 NAND 동작 파형, 진리표, 논리식, 논리 기호 0을 출력한다.
표 Ⅱ- 4 NAND 게이트의 논리 기호, 논리식 및 진리표, 동작 파형
많이 사용하는 NAND 게이트 IC
논리 기호 논리식 및 진리표 응용 논리 게이트 동작 파형 • TTL: 2입력 7400, 3입력 7410,
4입력 7421
Y = (A·B) +VCC
A • CMOS: 2입력 4011, 3입력 4023
Y 0 0 1 1 0
B 입력 출력 입력 A RD RC Y
A B Y Ra
게이트 구성 0 0 1 입력 B 0 1 0 1 0 A Y A Y A
B B B
0 1 1
A 1 0 1 출력 Y 1 1 1 0 1
B Y 1 1 0
NAND 게이트 (트랜지스터 회로)
표 Ⅲ-00 NAND 동작 파형, 진리표, 논리식, 논리 기호
•입력 변수 중 하나라도 0(off)이 있으면, 그 출력 결과는 1이다.
•입력 변수가 모두 1이면, 그 출력 결과는 0이다.
2 NOR 게이트
NOR 게이트
NOR 게이트는 OR 게이트에 NOT 게이트를 직렬로 연결한 것으로, OR 연산의 출 NOR 트랜지스터 회로
입력 A 0 0 1 1 0
력을 보수화한 것이다. NOR 게이트의 논리 기호, 논리식 및 진리표, 동작 파형을 표 +VCC
A
A
Y Y RC Y
입력 B 0 1 0 1 0 B B
시하면 표 Ⅱ-5와 같다. A B
출력 Y 1 0 0 0 1
표 Ⅱ- 5 NOR 게이트의 논리 기호, 논리식 및 진리표, 동작 파형
논리 기호 논리식 및 진리표 동작 파형 NOR 트랜지스터 회로 동작 출력 Y
표 Ⅲ-00 NOR 동작 파형, 진리표, 논리식, 논리 기호 NOR 게이트 NOR 게이트 (트랜지스터 회로)
의 위치가 OR 회로의 트랜지스터
Y = (A + B)
A 아래에서 위로 바뀌었다. 트랜지스
Y 입력 A 0 0 1 1 0
B 입력 출력 터 두 개 중 한 개라도 on 상태일
A
경우 전원에서 접지로 풀업 연결이 A +VCC
A B Y Y Y RC Y
B
게이트 구성 0 0 1 입력 B 0 1 0 1 0 되어 Y에는 0이 출력되고, A, B 두 B
입력에 모두 0이 들어와 두 트랜지 A B
0 1 0
A 출력 Y 1 0 0 0 1 스터가 모두 off 상태일 경우 Y에 1
Y 1 0 0
B 을 출력한다.
1 1 0
표 Ⅲ-00 NOR 동작 파형, 진리표, 논리식, 논리 기호 NOR 게이트 (트랜지스터 회로)
많이 사용하는 NOR 게이트 IC
• TTL: 2입력 7402, 3입력 7427
•입력 변수가 모두 0이면, 그 출력 결과는 1이다.
• CMOS: 2입력 4001, 3입력 4025
•입력 변수가 하나라도 1이면, 그 출력 결과는 0이다.
3. 논리 게이트 51