Page 43 고등학교 디지털 논리 회로 교과서
P. 43










2 램(RAM)



램(RAM, random access memory)은 읽고 쓰기가 가능한 주기억 장치로서, 반 컴퓨터에서 램을 주기억 장치로 사
용하는 이유
도체 회로로 구성된 메모리이다. 램의 특징은 다음과 같다.
중앙 처리 장치(CPU)와 보조 기억 장
치의 처리 속도 차이를 극복하기 위
해 보조 기억 장치보다 처리 속도가
• 전원 공급이 중단되면 저장된 데이터가 모두 삭제되는 휘발성(volatile) 메모리이다. 빠른 램을 중간에 위치시켜 처리 속
• 램은 어느 위치에 저장된 데이터든지 액세스(읽기/쓰기)하는 데 같은 시간이 걸리는 임의 도의 차이를 극복하도록 하는데, 이
러한 구조를 계층적 구조라고 한다.
접근 기억 장치이다.
• 선택된 주소의 데이터를 언제든지 쉽게 읽고 쓸 수 있어서 컴퓨터뿐만 아니라 프린터, 디
지털카메라, 스마트 TV 등 기억 기능이 필요한 분야에서 활용된다.




1 램(RAM)의 구조

램(RAM)은 제조 기술에 따라 동적 램(DRAM, dynamic RAM)과 정적 램(SRAM, 셀(cell)
기억 장치를 구성하는 단위, 즉 한
static RAM)으로 나눈다. 그림 Ⅱ-9와 그림 Ⅱ-10 에 각 셀(cell)의 상세 구조를 나타내
비트, 한 바이트 또는 한 단어와 같
었다. 은 정보의 한 단위에 대한 기억 장
치를 말한다.
동적 램은 값이 싸고 용량은 크지만, 정보가 방전되지 않도록 주기적으로 재충전
(refresh) 과정이 필요하므로 액세스 속도는 정적 램(SRAM)보다 느리다. 주로 주기

억 장치에 사용한다.
정적 램은 집적도가 낮은 대신 재충전 과정이 필요 없이 저장된 내용을 계속 유지

할 수 있으므로 액세스 속도가 빠르다. 캐시 메모리에 주로 사용한다.




열 입력
재충전 선택 입력(S)
버퍼
데이터 G1 G4 R Q G5 데이터
재충전 입력 출력
입력
행 입력
출력 RS 래치 회로
버퍼 MOS FET
D out
커패시터
R / W
G3 S
D in G2
입력
버퍼 R / W
그림 Ⅱ- 9 동적 램(DRAM) 셀의 상세 구조 원리 그림 Ⅵ-39 SRAM cell의 상세 구조 원리
그림 Ⅱ-10 정적 램(SRAM) 셀의 상세 구조 원리
그림 Ⅵ-38 DRAM cell의 상세 구조 원리



2. 롬(R0M)과 램(RAM) 41
   38   39   40   41   42   43   44   45   46   47   48