Page 168 고등학교 디지털 논리 회로 교과서
P. 168
표 Ⅴ-20 1×4 디멀티플렉서 진리표
선택선 출력
입력
•S1S0 = 00일 때 데이터 입력 D는 출력 Y0
S 1 S 0 Y 0 Y 1 Y 2 Y 3
•S1S0 = 01일 때 데이터 입력 D는 출력 Y1
0 0 D 0 0 0
•S1S0 = 10일 때 데이터 입력 D는 출력 Y2
0 1 0 D 0 0
• S1S0 = 11일 때 데이터 입력 D는 출력 Y3로 출력된다.
D
따라서 논리식 Y0=S1 S0 D, Y1=S1 S0 D, Y2=S1 S0 D, Y3=S1 S0 D이다. 1 0 0 0 D 0
1 1 0 0 0 D
(4) 논리 회로 설계
1×4 디멀티플렉서를 유도된 논리식에 따라 조합 논리 회로를 설계하면 그림 Ⅴ-45
와 같다.
S 0
S 1
S 1 S 0 D
D Y 0
S 1 S 0 D
Y 1
논리식 Y는 3입력 AND
S 1 S 0 D
게이트 4개 S 0와 S 1의 보 Y 2
숫값을 얻기 위한 NOT
게이트 각 한 개를 가지 S 1 S 0 D
고 있어요. Y 3
그림 Ⅴ-45 1×4 디멀티플렉서 논리 회로
예제 다음 1×4 디멀티플렉서에 데이터(D)가 입력될 때 출력(Y 0~Y 3) 파형을 그려 보자.
풀이
D D
0 1 0 1 0 1 0 1
S 0 S 0
0 0 1 1 0 0 1 1
S 1 S 1
1 0
Y 0 Y 0
1 0
Y 1 Y 1
0 1
Y 2 Y 2
Y 3 Y 3 1 1
S 0 = 0, S 1 = 0이므로 입력 D는 Y 0 출력 선으로
출력된다. 따라서 파형은 high(1)가 된다.
166 Ⅴ. 조합 논리 회로