Page 64 고등학교 디지털 논리 회로 교과서
P. 64
실습 과제 NAND, XOR 논리 게이트 회로 실험
Ⅲ
학습 목표 • 실습 과제 Ⅱ와 같은 방법으로 NAND, XOR 논리 게이트 실험 회로도를 실험할 수 있다.
• 입력과 출력을 비교하여 논리 게이트의 논리를 확인할 수 있다.
필요 지식 2입력 NAND 게이트 / IC 핀 배치도 2입력 XOR 게이트 /
(pin arrangements) IC 핀 배치도(pin arrangements)
A A
Y V Vcccc B B44 A A44 Y Y44 B B33 A A33 Y Y33 Y V Vcccc B B44 A A44 Y Y44 B B33 A A33 Y Y33
B 1 144 1 133 1 122 1 111 1 100 9 9 8 8 B 1 144 1 133 1 122 1 111 1 100 9 9 8 8
SN7400 SN7486
배타적 논리합
부정 논리곱 1 1 2 2 3 3 4 4 5 5 6 6 7 7
A A11 1 1 B B11 2 2 Y Y11 3 3 A A22 4 4 B B22 5 5 Y Y22 6 6 G GNNDD 7 7 Y = A ⊕ B A A11 B B11 Y Y11 A A22 B B22 Y Y22 G GNNDD
Y = A B
= AB + AB
결과 정리 표 3 NAND 논리 게이트 실험 회로 측정 기록표
입력 출력
PB A PB B
SW SW 스위치 입력 입력 TP 전압 측정 LED 출력 출력 TP 전압 측정
TP-A
A
Y TP-Y SW-A SW-B TP-A TP-B Y TP-Y
B +
SN7400
TP-B 5V 0(off) 0(off) [V] [V] [V]
R3
330
-
0(off) 1(on) [V] [V] [V]
R1 R2 LED
1K 1K 1 1(on) 0(off) [V] [V] [V]
1(on) 1(on) [V] [V] [V]
그림 10 NAND 논리 게이트
실험 회로도
표 4 XOR 논리 게이트 실험 회로 측정 기록표
입력 출력
PB A PB B
SW SW
스위치 입력 입력 TP 전압 측정 LED 출력 출력 TP 전압 측정
TP-A
A
Y TP-Y
B + SW-A SW-B TP-A TP-B Y TP-Y
SN7486
TP-B 5V
R3 0(off) 0(off) [V] [V] [V]
330
-
0(off) 1(on) [V] [V] [V]
R1 R2 LED
1K 1K 1
1(on) 0(off) [V] [V] [V]
1(on) 1(on) [V] [V] [V]
그림 11 XOR 논리 게이트 실험
회로도
62 Ⅱ. 논리 소자